手機版 | wap版 | 網站主頁 | HOME | 3G網頁
<button id="snflg"><acronym id="snflg"></acronym></button>

<dd id="snflg"></dd>
<button id="snflg"></button>
      1. <progress id="snflg"></progress>
        <tbody id="snflg"><track id="snflg"></track></tbody>
        <em id="snflg"><tr id="snflg"></tr></em>

        電子發燒友網 > 可編程邏輯

        基於FPGA器件EPF10K20RC240-3實現HDLC協議控制器的應用方案

        基於FPGA器件EPF10K20RC240-3實現HDLC協議控制器的應用方案

        HDLC(High Level Data Link Control)協議是通信領域中應用最廣泛的協議之一,它是面向比特的高級數據鏈路控制規程,具有差錯檢測功能強大、高效和同步傳輸的特點.目前市場上有很多專用的HDLC晶元,但這...

        2020-09-27 標籤:fpga控制器編碼器 28

        基於FPGA的雙通道示波器設計方案

        基於FPGA的雙通道示波器設計方案

        基於FPGA與雙核8位模數轉換器AD9288設計了一款雙通道示波器,採用PSP的液晶屏來顯示波形。...

        2020-09-26 標籤:FPGA示波器模數轉換器波形 151

        基於FPGA的實時圖像處理模擬實驗方案實現

        基於FPGA的實時圖像處理模擬實驗方案實現

        對CMOS圖像感測器採集圖像過程中的雜訊預處理問題,提出一種在FPGA中實現的可配置的自適應加權均值濾波模塊設計方案。該模塊通過檢測濾波窗口內不同方向的方差來確定紋理方向,從而自動...

        2020-09-27 標籤:fpga寄存器圖像處理CMOS圖像感測器 211

        FPGA中乘法器的原理分析

        FPGA中乘法器的原理分析

        作者:貓叔 FPGA中乘法器是很稀缺的資源,但也是我們做演算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale中是27x18,我們可以通過調IP Core的方式或者原語的方式來進行乘法操作。...

        2020-09-27 標籤:dspfpga乘法器 65

        何謂 AXI?關於AXI3/AXI4的相關基礎知識

        何謂 AXI?關於AXI3/AXI4的相關基礎知識

        引言 近來,幾乎每個賽靈思 IP 都使用 AXI 介面。Zynq、Zynq MP、MicroBlaze 和全新的 Versal 處理器都無一例外使用 AXI 介面。因此,AXI 介面已成為幾乎所有新的賽靈思器件設計中不可或缺的一部分。...

        2020-09-27 標籤:賽靈思AXIAXI4 165

        一文了解Xilinx FPGA架構及相關工具

        一文了解Xilinx FPGA架構及相關工具

        作者:Clive Max Maxfield,Digi-Key北美編輯 現場可編程門陣列 (FPGA) 具有諸多特性,無論是單獨使用,抑或採用多樣化架構,皆可作為寶貴的計算資產;但是許多設計人員並不熟悉 FPGA,亦不清楚如...

        2020-09-27 標籤:fpgaXilinxAIACAP 263

        FPGA約束中的Tcl指令技術探討

        FPGA約束中的Tcl指令技術探討

        我們前面講到過get_pins和get_ports的區別,而且我們也用過get_cells、get_clocks和get_nets這幾個指令,下面就通過一張圖直觀展現它們的區別。...

        2020-09-26 標籤:fpgaTCL時序約束 447

        基於PYNQ的軟體框架實現SSD目標檢測演算法硬體加速方案

        基於PYNQ的軟體框架實現SSD目標檢測演算法硬體加速方案

        設計目的與應用 隨著人工智慧的發展,神經網路正被逐步應用於智能安防、自動駕駛、醫療等各行各業。目標識別作為人工智慧的一項重要應用也擁有著巨大的前景,隨著深度學習的普及和框...

        2020-09-26 標籤:fpgaSSD人工智慧卷積神經網路 497

        如何在 Vivado中完成平台準備工作——創建硬體設計

        如何在 Vivado中完成平台準備工作——創建硬體設計

        本文系《創建 Vitis 加速平台的簡單指南》的第1部分。(您可通過下列鏈接查看其它各部分:第 2 部分: 在 PetaLinux 中為加速平台創建軟體工程 ;第 3 部分: 在 Vitis 中封裝加速平台 ;第 4 部分...

        2020-09-26 標籤:Xilinx開發板Vivado 507

        基於可邏輯編輯器件實現串口通訊系統的設計

        基於可邏輯編輯器件實現串口通訊系統的設計

        隨著多微機系統的應用和微機網路的發展,通信功能越來越顯得重要。串列通信是在一根傳輸線上一位一位地傳送信息。這根線既作數據線又作聯絡線。串列通信作為一種主要的通信方式,由於...

        2020-09-26 標籤:fpga晶元串口 158

        基於ASIC和VHDL語言實現成/解幀電路的設計

        基於ASIC和VHDL語言實現成/解幀電路的設計

        符合G.704 標準的E1 幀結構如圖1 所示,每基本幀由32 個路時隙(ts0「ts31)組成,分別分配給30 個話音數據流和相應輔助信息。每個路時隙由8bit 碼組成,基本幀幀頻為8K,而每16 基本幀(F0」F1...

        2020-09-25 標籤:asic脈衝vhdl 78

        基於System Generator for DSP工具實現FPGA系統的設計方案

        基於System Generator for DSP工具實現FPGA系統的設計方案

        近年來,在數字通信、網路、視頻和圖像處理領域,FPGA已經成為高性能數字信號處理系統的關鍵元件.FPGA的邏輯結構不僅包括查找表、寄存器、多路復用器、存儲器,而且還有快速加法器、乘法器和...

        2020-09-24 標籤:處理器dspfpga 175

        基於FPGA器件FLEX10k30A實現成形濾波器的設計

        基於FPGA器件FLEX10k30A實現成形濾波器的設計

        根據Nyquist第一準則,基帶信號成形能夠消除碼間串擾的影響。隨著超高速數字集成電路的發展,成形濾波器已經由過去的基帶頻域模擬成形濾波器變成現在的基帶時域數字成形濾波器。與基帶模擬...

        2020-09-24 標籤:fpga集成電路濾波器 82

        FPGA學習:led數碼管控制燈滅設計實驗

        FPGA學習:led數碼管控制燈滅設計實驗

        對於數碼管來說,讀者若是學過單片機及其他MCU的話,其實都知道數碼管的控制有兩個信號是比較重要的,一個是段選信號,一個是位選信號,位選信號是針對有多個數碼管時,需要控制哪一個...

        2020-09-24 標籤:led發光二極體led數碼管數碼管 434

        多時鐘設計中時鐘切換電路設計案例

        多時鐘設計中時鐘切換電路設計案例

        在多時鐘設計中可能需要進行時鐘的切換。由於時鐘之間可能存在相位、頻率等差異,直接切換時鐘可能導致產生glitch。...

        2020-09-24 標籤:觸發器時序邏輯電路時鐘設計HDL代碼 331

        FPGA設計之共陽極的數碼管的電路圖

        FPGA設計之共陽極的數碼管的電路圖

        根據上面的總結,新建名為 seg 的工程,為了使我們的代碼有一定的通用性,這裡用到了參數聲明。...

        2020-09-23 標籤:fpga電子器件數碼管開發板 469

        基於VHDL語言和可編程邏輯器件實現Petri網邏輯控制器的設計

        基於VHDL語言和可編程邏輯器件實現Petri網邏輯控制器的設計

        VHDL語言由於其其強大的行為描述能力及與硬體行為無關的特性,被廣泛的用於數字系統設計,實現了硬體電路設計的軟體化,成為實現Petri網邏輯控制器的有力的工具。用VHDL語言進行數字電路設計...

        2020-09-22 標籤:fpga集成電路cpld 150

        基於FPGA器件XCL5VLX50晶元實現激光脈衝測距雷達系統的設計

        基於FPGA器件XCL5VLX50晶元實現激光脈衝測距雷達系統的設計

        FPGA的選型主要基於高速和RAM資源豐富考慮目。由於XCL5VLX50的內核可工作在550MHz時鐘嚇,同時內部具有接近2 Mbit的RAM存儲空間,能很好滿足前端高速A/D數據採集和存儲介面設計,同時也能滿足高...

        2020-09-22 標籤:fpga晶元激光 142

        MathWorks公司推出R2020b版MATLAB和Simulink

        MathWorks公司推出R2020b版MATLAB和Simulink

        在數百個全新和升級功能中,MATLAB新增了氣泡圖和分簇散點圖;提供了使用MATLAB比較工具對使用App Designer創建的App進行比較與合併的能力。...

        2020-09-22 標籤:fpgaMathWorksAI深度學習 194

        2020年底將正式發布C++20

        2020年底將正式發布C++20

        9月4日,C++ 20的國際標準草案投票結束,而且獲得了全票通過。這意味著C++ 20已完成最終的技術審批,並已完成ISO投票,我們希望在完成最後一輪ISO編輯工作之後,2020年底將正式發布C++ 20。...

        2020-09-22 標籤:C++ 312

        基於EP2S60型FPGA晶元的LDPC碼快速編碼的實現設計

        基於EP2S60型FPGA晶元的LDPC碼快速編碼的實現設計

        低密度奇偶校驗(Low Densitv Paritv Check,LDPC)碼已成為當今通道編碼領域的研究熱點之一。LDPC碼屬於線性分組碼,根據其構造方法和相應的編碼演算法,主要分為兩類:一類是隨機構造的LDPC碼,該...

        2020-09-21 標籤:dsp晶元fpgs 103

        基於在系統可編程晶元pLSI/ispLSI1016實現通信數字信號源的設計

        基於在系統可編程晶元pLSI/ispLSI1016實現通信數字信號源的設計

        但是,考慮到EPROM編程及擦寫的過程比較繁瑣,數據不易改寫,靈活性及通用性較差,因此,經過比較決定採用第二種方案。其框圖如圖3所示。...

        2020-09-18 標籤:晶元pld匯流排 125

        基於CYCLONE II經濟型FPGA實現編碼器/解碼器的設計

        基於CYCLONE II經濟型FPGA實現編碼器/解碼器的設計

        WTB的有效幀格式包括幀頭、HDLC幀數據格式、終止分界符。其中HDLC幀數據格式與ISO3309中定義的相同,包括起始8位標誌位、HDLC數據、16位FCS、結束8位標誌位。幀頭和HDLC幀數據由曼徹斯特碼編碼,...

        2020-09-18 標籤:fpga解碼器編碼器 102

        基於低成本FPGA或CPLD實現家電節能電機控制系統的設計

        基於低成本FPGA或CPLD實現家電節能電機控制系統的設計

        電能的高效率應用能夠使家用電器成本降低並保護環境。絕大多數的家用電器,如電冰箱、洗衣機、烘乾機、洗碗機以及空調,都是由電機驅動的。這些設備通常包括了電源、電機、電機控制電...

        2020-09-17 標籤:fpgacpld控制系統 269

        現場可編程門陣列在廣播視頻系統中的應用分析

        現場可編程門陣列在廣播視頻系統中的應用分析

        視頻資源的豐富。與以前只有在特別的演播室製作和重大事件的報道相比,現在可在每個社區和商家製作。視頻資源的數量飛快增長,出現了一個全新的低端廣播設備市場。...

        2020-09-17 標籤:fpga視頻系統 47

        Microchip發布業界首款基於RISC-V指令集架構的SoC FPGA開發工具包

        Microchip發布業界首款基於RISC-V指令集架構的SoC FPGA開發工具包

        免費和開源的 RISC-V 指令集架構(ISA)的應用日益普遍,推動了經濟、標準化開發平台的需求,該平台嵌入 RISC-V 技術並利用多樣化 RISC-V 生態系統。...

        2020-09-17 標籤:fpgamicrochip硅晶元RISC-V 504

        基於Altera Cyclone系列FPGA器件實現開發板的方案設計

        基於Altera Cyclone系列FPGA器件實現開發板的方案設計

        可以斷定FPGA在結構、密度、功能、速度和靈活性方面將得到進一步的發展。隨著工藝和結構的改進,FPGA的集成度將進一步提高,性能將進一步完善,成本將逐漸下降,在現代電子系統設計中將...

        2020-09-16 標籤:fpga計算機cad 107

        基於CPLD/FPGA器件實現主從式下載開發系統的應用方案

        基於CPLD/FPGA器件實現主從式下載開發系統的應用方案

        當前在EDA領域,只要具備台式或筆記本電腦並裝有工具軟體,就可以方便地對可編程ASIC(CPLD/FPGA)進行設計開發,在系統可編程(ISP)器件為我們提供了這種便利條件。ISP方式雖然可以用一根下載電...

        2020-09-16 標籤:fpgacpldacis 90

        FPGA電源設計的鐵氧體磁珠應用筆記

        FPGA電源設計的鐵氧體磁珠應用筆記

        磁珠這玩意雖好,但也不能貪杯喲,硬體菌在決定服用磁珠之前,老wu建議先看看下這份 Altera 公司的鐵氧體磁珠應用筆記。...

        2020-09-16 標籤:fpga電源設計磁珠emc鐵氧體磁珠 168

        基於處理器實現USB 0TG控制器晶元的IP核應用設計

        基於處理器實現USB 0TG控制器晶元的IP核應用設計

        OTGl.Oa補充規範對USB2.O進行的最重要擴展是其更具節能性、電源管理,並允許設備以主機和外設2種形式工作。OTG有兩種設備類型:兩用 OTG設備(dual—role 0TG device)和外設式OTG設備(peripher一...

        2020-09-15 標籤:fpga控制器IP核 115

        編輯推薦廠商產品技術軟體/工具OS/語言

        <button id="snflg"><acronym id="snflg"></acronym></button>

        <dd id="snflg"></dd>
        <button id="snflg"></button>
            1. <progress id="snflg"></progress>
              <tbody id="snflg"><track id="snflg"></track></tbody>
              <em id="snflg"><tr id="snflg"></tr></em>